電子設備的靈敏度越來越高,這要求設備的抗干擾能力也越來越強,因此PCB抄板也變得更加困難,如何提高PCB的抗干擾能力成為眾多工程師們關注的重點問題之一。本文將介紹PCB抄板中降低噪聲與電磁干擾的一些小竅門。
下面是wyPCB抄板公司經過多年專業抄板總結出來的,在PCB抄板中降低噪聲與電磁干擾的24個竅門:
(1) 能用低速芯片就不用高速的,高速芯片用在關鍵地方。
(2) 可用串一個電阻的辦法,降低控制電路上下沿跳變速率。
(3) 盡量為繼電器等提供某種形式的阻尼。
(4) 使用滿足系統要求的最低頻率時鐘。
(5) 時鐘產生器盡量近到用該時鐘的器件。石英晶體振蕩器外殼要接地。
(6) 用地線將時鐘區圈起來,時鐘線盡量短。
(7) I/O 驅動電路盡量近印刷板邊,讓其盡快離開印刷板。對進入印制板的信號要加濾波,從高噪聲區來的信號也要加濾波,同時用串終端電阻的辦法,減小信號反射。
(8) MCD 無用端要接高,或接地,或定義成輸出端,集成電路上該接電源地的端都要接,不要懸空。
(9) 閑置不用的門電路輸入端不要懸空,閑置不用的運放正輸入端接地,負輸入端接輸出端。
(10) 印制板盡量使用45 折線而不用90 折線布線,以減小高頻信號對外的發射與耦合。
(11) 印制板按頻率和電流開關特性分區,噪聲元件與非噪聲元件要距離再遠一些。
(12) 單面板和雙面板用單點接電源和單點接地、電源線、地線盡量粗,經濟是能承受的話用多層板以減小電源,地的容生電感。
(13) 時鐘、總線、片選信號要遠離I/O 線和接插件。
(14) 模擬電壓輸入線、參考電壓端要盡量遠離數字電路信號線,特別是時鐘。
(15) 對A/D 類器件,數字部分與模擬部分寧可統一下也不要交叉。
(16) 時鐘線垂直于I/O 線比平行I/O 線干擾小,時鐘元件引腳遠離I/O 電纜。
(17) 元件引腳盡量短,去耦電容引腳盡量短。
(18) 關鍵的線要盡量粗,并在兩邊加上保護地。高速線要短要直。
(19) 對噪聲敏感的線不要與大電流,高速開關線平行。
(20) 石英晶體下面以及對噪聲敏感的器件下面不要走線。
(21) 弱信號電路,低頻電路周圍不要形成電流環路。
(22) 信號都不要形成環路,如不可避免,讓環路區盡量小。
(23) 每個集成電路一個去耦電容。每個電解電容邊上都要加一個小的高頻旁路電容。
(24) 用大容量的鉭電容或聚酷電容而不用電解電容作電路充放電儲能電容。使用管狀電容時,外殼要接地。
上一篇:PCB抄板中EMC設計對元器件的要求
下一篇高Tg板材在PCB抄板應用中的優點
溫馨提示:
凡在本公司進行電路板克隆業務的客戶,必須有合法的PCB設計版權來源聲明,以保護原創PCB設計版權所有者的合法權益;
您當前的位置:首頁 > 技術資源 > PCB抄板
PCB抄板:降低噪聲與電磁干擾的一些小竅門
[PCB抄板:降低噪聲與電磁干擾的一些小竅門]^相關文章
- 如何預防集成電路損壞
- PCB選擇性焊接技術詳細介紹
- PCB覆銅層壓板問題與解決辦法
- PCB印制電路板通孔的電感分析
- 高速印制板中電容的優化設計
- 臺積電獲得AMD公司的 40nm/28nm制
- 中國版HD-DVD樣機身份存疑
- PCB電路板的再加工和修理說明
- PCB加工中阻抗影響因素
- c51寫的日歷時鐘程序
- 石英晶體將成為西部消費電子發展的
- TB1251 彩電單片集成電路
- PCB制板中導線安全距離的確定
- 樣機仿制及smt加工萬向搖鉆
- 手機RF設計技巧(三)
- 如何進行多層PCB抄板設計?
- 第三季度全球半導體制造設備出貨量
- PCB抄板信號反射分析技術介紹
- PCB的細絲短路解決
- PCB線路板油墨幾個重要的技術性
- PCB焊接技術介紹
- 傳統的PCB設計方法淺析
- 鴻海面板代工訂單暴增,冠捷動作惹業
- PCB電路板短路檢查方法介紹
- PCB板的實現過程
- PCB熱風整平工藝參數的控制及選擇
- 基于高密度PCB的針床測試技術
- 神七宇航服樣機制作完成
- 關于PCB抄板的具體步驟介紹
- PCB印制板外形加工方法以及選擇的
- 原材料鉭供應持續緊張 價格繼續上
- CPLD芯片EPM7128在DSP芯片TMS320LF
- 元器件價格堅挺 供貨期延長