• <rt id="imqiw"></rt>
  • <rt id="imqiw"><acronym id="imqiw"></acronym></rt>
    
    
  • 經典案例

    聯系方式

    公司名稱:昆山華航電子有限公司
    公司電話:0512-50139595
    公司郵箱:eric@kshuahang.com
    公司地址:江蘇省昆山市善浦西路

    您當前的位置:首頁 > 技術資源 > PCB設計技術

    高速PCB設計的基本概念及其技術要點

      由于高速PCB設計中需要充分考慮信號、阻抗、傳輸線等眾多技術要素,常常成為PCB設計初學者的一大難點,本文旨在為初學者分享一下相關難點的技術要領。
      1、什么是高速電路
      通常認為如果數字邏輯電路的頻率達到或者超過45MHZ~50MHZ,而且工作在這個頻率之上的電路已經占到了整個電子系統一定的份量(比如說1/3),就稱為高速電路。
      實際上,信號邊沿的諧波頻率比信號本身的頻率高,是信號快速變化的上升沿與下降沿(或稱信號的跳變)引發了信號傳輸的非預期結果。因此,通常約定如果線傳播延時大于1/2數字信號驅動端的上升時間,則認為此類信號是高速信號并產生傳輸線效應。
      信號的傳遞發生在信號狀態改變的瞬間,如上升或下降時間。信號從驅動端到接收端經過一段固定的時間,如果傳輸時間小于1/2的上升或下降時間,那么來自接收端的反射信號將在信號改變狀態之前到達驅動端。反之,反射信號將在信號改變狀態之后到達驅動端。如果反射信號很強,疊加的波形就有可能會改變邏輯狀態。
      2、高速信號的確定
      上面我們定義了傳輸線效應發生的前提條件,但是如何得知線延時是否大于1/2驅動端的信號上升時間? 一般地,信號上升時間的典型值可通過器件手冊給出,而信號的傳播時間在PCB設計中由實際布線長度決定。下圖為信號上升時間和允許的布線長度(延時)的對應關系。
      PCB 板上每單位英寸的延時為 0.167ns.。但是,如果過孔多,器件管腳多,網線上設置的約束多,延時將增大。通常高速邏輯器件的信號上升時間大約為0.2ns。如果板上有GaAs芯片,則最大布線長度為7.62mm。
      設Tr 為信號上升時間, Tpd 為信號線傳播延時。如果Tr≥4Tpd,信號落在安全區域。如果2Tpd≥Tr≥4Tpd,信號落在不確定區域。如果Tr≤2Tpd,信號落在問題區域。對于落在不確定區域及問題區域的信號,應該使用高速布線方法。
      3、什么是傳輸線
      PCB板上的走線可等效為下圖所示的串聯和并聯的電容、電阻和電感結構。串聯電阻的典型值0.25-0.55 ohms/foot,因為絕緣層的緣故,并聯電阻阻值通常很高。將寄生電阻、電容和電感加到實際的PCB連線中之后,連線上的最終阻抗稱為特征阻抗Zo。線徑越寬,距電源/地越近,或隔離層的介電常數越高,特征阻抗就越小。如果傳輸線和接收端的阻抗不匹配,那么輸出的電流信號和信號最終的穩定狀態將不同,這就引起信號在接收端產生反射,這個反射信號將傳回信號發射端并再次反射回來。隨著能量的減弱反射信號的幅度將減小,直到信號的電壓和電流達到穩定。這種效應被稱為振蕩,信號的振蕩在信號的上升沿和下降沿經常可以看到。
      4、傳輸線效應
      基于上述定義的傳輸線模型,歸納起來,傳輸線會對整個電路設計帶來以下效應。
      ? 反射信號Reflected signals
      ? 延時和時序錯誤Delay & Timing errors
      ? 多次跨越邏輯電平門限錯誤False Switching
      ? 過沖與下沖Overshoot/Undershoot
      ? 串擾Induced Noise (or crosstalk)
      ? 電磁輻射EMI radiation
      (1)反射信號
      如果一根走線沒有被正確終結(終端匹配),那么來自于驅動端的信號脈沖在接收端被反射,從而引發不預期效應,使信號輪廓失真。當失真變形非常顯著時可導致多種錯誤,引起設計失敗。同時,失真變形的信號對噪聲的敏感性增加了,也會引起設計失敗。如果上述情況沒有被足夠考慮,EMI將顯著增加,這就不單單影響自身設計結果,還會造成整個系統的失敗。
      反射信號產生的主要原因:過長的走線;未被匹配終結的傳輸線,過量電容或電感以及阻抗失配。
      (2) 延時和時序錯誤
      信號延時和時序錯誤表現為:信號在邏輯電平的高與低門限之間變化時保持一段時間信號不跳變。過多的信號延時可能導致時序錯誤和器件功能的混亂。
      通常在有多個接收端時會出現問題。電路設計師必須確定最壞情況下的時間延時以確保設計的正確性。信號延時產生的原因:驅動過載,走線過長。
      (3)多次跨越邏輯電平門限錯誤
      信號在跳變的過程中可能多次跨越邏輯電平門限從而導致這一類型的錯誤。多次跨越邏輯電平門限錯誤是信號振蕩的一種特殊的形式,即信號的振蕩發生在邏輯電平門限附近,多次跨越邏輯電平門限會導致邏輯功能紊亂。反射信號產生的原因:過長的走線,未被終結的傳輸線,過量電容或電感以及阻抗失配。
      (4)過沖與下沖
      過沖與下沖來源于走線過長或者信號變化太快兩方面的原因。雖然大多數元件接收端有輸入保護二極管保護,但有時這些過沖電平會遠遠超過元件電源電壓范圍,損壞元器件。
      (5) 串擾
      串擾表現為在一根信號線上有信號通過時,在PCB板上與之相鄰的信號線上就會感應出相關的信號,我們稱之為串擾。
      信號線距離地線越近,線間距越大,產生的串擾信號越小。異步信號和時鐘信號更容易產生串擾。因此解串擾的方法是移開發生串擾的信號或屏蔽被嚴重干擾的信號。
      (6)電磁輻射
      EMI(Electro-Magnetic Interference)即電磁干擾,產生的問題包含過量的電磁輻射及對電磁輻射的敏感性兩方面。EMI表現為當數字系統加電運行時,會對周圍環境輻射電磁波,從而干擾周圍環境中電子設備的正常工作。它產生的主要原因是電路工作頻率太高以及布局布線不合理。目前已有進行 EMI仿真的軟件工具,但EMI仿真器都很昂貴,仿真參數和邊界條件設置又很困難,這將直接影響仿真結果的準確性和實用性。最通常的做法是將控制EMI的各項設計規則應用在設計的每一環節,實現在設計各環節上的規則驅動和控制。
      5、避免傳輸線效應的方法
      針對上述傳輸線問題所引入的影響,我們從以下幾方面談談控制這些影響的方法。
      (1)嚴格控制關鍵網線的走線長度
      如果設計中有高速跳變的邊沿,就必須考慮到在PCB板上存在傳輸線效應的問題。現在普遍使用的很高時鐘頻率的快速集成電路芯片更是存在這樣的問題。解決這個問題有一些基本原則:如果采用CMOS或TTL電路進行設計,工作頻率小于10MHz,布線長度應不大于7英寸。工作頻率在50MHz布線長度應不大于1.5英寸。如果工作頻率達到或超過75MHz布線長度應在1英寸。對于GaAs芯片最大的布線長度應為0.3英寸。如果超過這個標準,就存在傳輸線的問題。
      (2)合理規劃走線的拓撲結構
      解決傳輸線效應的另一個方法是選擇正確的布線路徑和終端拓撲結構。走線的拓撲結構是指一根網線的布線順序及布線結構。當使用高速邏輯器件時,除非走線分支長度保持很短,否則邊沿快速變化的信號將被信號主干走線上的分支走線所扭曲。通常情形下,PCB走線采用兩種基本拓撲結構,即菊花鏈(Daisy Chain)布線和星形(Star)分布。
      對于菊花鏈布線,布線從驅動端開始,依次到達各接收端。如果使用串聯電阻來改變信號特性,串聯電阻的位置應該緊靠驅動端。在控制走線的高次諧波干擾方面,菊花鏈走線效果最好。但這種走線方式布通率最低,不容易100%布通。實際設計中,我們是使菊花鏈布線中分支長度盡可能短,安全的長度值應該是:Stub Delay <= Trt *0.1.
      例如,高速TTL電路中的分支端長度應小于1.5英寸。這種拓撲結構占用的布線空間較小并可用單一電阻匹配終結。但是這種走線結構使得在不同的信號接收端信號的接收是不同步的。
      星形拓撲結構可以有效的避免時鐘信號的不同步問題,但在密度很高的PCB板上手工完成布線十分困難。采用自動布線器是完成星型布線的最好的方法。每條分支上都需要終端電阻。終端電阻的阻值應和連線的特征阻抗相匹配。這可通過手工計算,也可通過CAD工具計算出特征阻抗值和終端匹配電阻值。
      在上面的兩個例子中使用了簡單的終端電阻,實際中可選擇使用更復雜的匹配終端。第一種選擇是RC匹配終端。RC匹配終端可以減少功率消耗,但只能使用于信號工作比較穩定的情況。這種方式最適合于對時鐘線信號進行匹配處理。其缺點是RC匹配終端中的電容可能影響信號的形狀和傳播速度。
      串聯電阻匹配終端不會產生額外的功率消耗,但會減慢信號的傳輸。這種方式用于時間延遲影響不大的總線驅動電路。  串聯電阻匹配終端的優勢還在于可以減少板上器件的使用數量和連線密度。
      最后一種方式為分離匹配終端,這種方式匹配元件需要放置在接收端附近。其優點是不會拉低信號,并且可以很好的避免噪聲。典型的用于TTL輸入信號(ACT, HCT, FAST)。
      此外,對于終端匹配電阻的封裝型式和安裝型式也必須考慮。通常SMD表面貼裝電阻比通孔元件具有較低的電感,所以SMD封裝元件成為首選。如果選擇普通直插電阻也有兩種安裝方式可選:垂直方式和水平方式。
      垂直安裝方式中電阻的一條安裝管腳很短,可以減少電阻和電路板間的熱阻,使電阻的熱量更加容易散發到空氣中。但較長的垂直安裝會增加電阻的電感。水平安裝方式因安裝較低有更低的電感。但過熱的電阻會出現漂移,在最壞的情況下電阻成為開路,造成PCB走線終結匹配失效,成為潛在的失敗因素。
      (3)抑止電磁干擾的方法
      很好地解決信號完整性問題將改善PCB板的電磁兼容性(EMC)。其中非常重要的是保證PCB板有很好的接地。對復雜的設計采用一個信號層配一個地線層是十分有效的方法。此外,使電路板的最外層信號的密度最小也是減少電磁輻射的好方法,這種方法可采用"表面積層"技術"Build-up"設計制做PCB來實現。表面積層通過在普通工藝 PCB 上增加薄絕緣層和用于貫穿這些層的微孔的組合來實現 ,電阻和電容可埋在表層下,單位面積上的走線密度會增加近一倍,因而可降低 PCB的體積。PCB 面積的縮小對走線的拓撲結構有巨大的影響,這意味著縮小的電流回路,縮小的分支走線長度,而電磁輻射近似正比于電流回路的面積;同時小體積特征意味著高密度引腳封裝器件可以被使用,這又使得連線長度下降,從而電流回路減小,提高電磁兼容特性。
      4其它可采用技術
      為減小集成電路芯片電源上的電壓瞬時過沖,應該為集成電路芯片添加去耦電容。這可以有效去除電源上的毛刺的影響并減少在印制板上的電源環路的輻射。
      當去耦電容直接連接在集成電路的電源管腿上而不是連接在電源層上時,其平滑毛刺的效果最好。這就是為什么有一些器件插座上帶有去耦電容,而有的器件要求去耦電容距器件的距離要足夠的小。
      任何高速和高功耗的器件應盡量放置在一起以減少電源電壓瞬時過沖。
      如果沒有電源層,那么長的電源連線會在信號和回路間形成環路,成為輻射源和易感應電路。
      走線構成一個不穿過同一網線或其它走線的環路的情況稱為開環。如果環路穿過同一網線其它走線則構成閉環。兩種情況都會形成天線效應(線天線和環形天線)。天線對外產生EMI輻射,同時自身也是敏感電路。閉環是一個必須考慮的問題,因為它產生的輻射與閉環面積近似成正比。
    上一篇:PCB設計中信號完整性(SI)的解決方法
    下一篇酸性蝕刻的常識介紹
    溫馨提示:
    凡在本公司進行電路板克隆業務的客戶,必須有合法的PCB設計版權來源聲明,以保護原創PCB設計版權所有者的合法權益;
    【 字體: 】【打印此頁】 【返回】【頂部】【關閉

    主站蜘蛛池模板: 亚洲av无码专区在线| 国产精品日韩欧美一区二区三区| 国产SUV精品一区二区88L| 久久久久亚洲精品中文字幕| 韩国女主播一区二区| 日韩aⅴ人妻无码一区二区| 国产成人无码一区二区在线播放| 亚洲av无码不卡久久| 国产精品白丝在线观看有码| 最近日本中文字幕免费完整| 国产成人无码一区二区三区| 久久精品亚洲日本波多野结衣| 韩国电影吃奶喷奶水的电影| 日本www.色| 哒哒哒免费视频观看在线www | 色噜噜在线观看| 扒开双腿猛进入女人的视频| 和桃子视频入口网址在线观看| 一级毛片**免费看试看20分钟| 精品人妻伦一二三区久久| 天天躁夜夜躁狠狠躁2021| 人妻无码久久一区二区三区免费| 99久久精品免费观看国产| 欧美成年黄网站色视频| 国产最猛性xxxxxx69交| 久久久久久影院久久久久免费精品国产小说 | 91在线你懂的| 欧美午夜性囗交xxxx| 国产在线乱码在线视频| 中日韩中文字幕| 疯狂做受xxxx高潮视频免费| 国产麻豆free中文| 亚洲AV无码专区国产乱码电影| 青青网在线视频| 很污很黄的网站| 亚洲精品成人网站在线观看| z0z0z0另类极品| 日日噜噜噜夜夜爽爽狠狠| 免费在线观看色| 天堂/在线中文在线资源官网| 日韩av片无码一区二区不卡电影 |